第06版:集成电路
3上一版  下一版4
 
高通或将退出服务器芯片市场 英特尔垄断地位难撼动?
Arm Artisan物理IP将应用于台积电22nm ULP/ULL平台
编辑:顾鸿儒
三星多项目晶圆服务启动将为中小企业提供8英寸代工服务
中星微电子集团产业集群落户青岛市北区
安森美半导体收购感测产品供应商SensL Technologies Ltd
2018年上海新昇投资额将超过原计划
通富微电已完成向大基金等转让公司股权
意法半导体推出低功耗Sigfox与低功耗蓝牙BLE双功能无线IoT模块
 
版面导航
 
3上一期  下一期4
3上一篇  下一篇4 2018年5月11日 放大 缩小 默认        

Arm Artisan物理IP将应用于台积电22nm ULP/ULL平台

 

本报讯 5月7日,Arm宣布旗下Arm Artisan物理IP将应用于台积电基于Arm架构的SoC设计22nm超低功耗(ULP)和超低漏电(ULL)平台。台积电22nmULP/ULL技术针对主流移动和物联网设备进行了优化,与上一代台积电28nm HPC+平台相比,在提升基于Arm的SoC性能的同时,更显著降低功耗和硅片面积。

“本次发布的下一代工艺技术能够以更低的功耗、在更小的面积上满足更多的功能需求。”Arm物理设计事业群总经理Gus Yeung指出,“Artisan物理IP与台积电22nmULP/ULL技术的设计和制造成本优势相结合,将为我们双方的合作伙伴带来立竿见影的每毫瓦运算性能提升及硅片面积缩减两方面优势。”

针对台积电22nmULP/ULL工艺技术推出的Artisan物理IP,包含了代工厂支持的内存编译器,对下一代边缘计算设备的低泄漏和低功耗要求进行了优化。除此之外,这些编译器还附有超高密度和高性能的物理IP标准单元库,其中含有电源管理套件和厚栅氧化物元件库,以协助优化低泄漏功耗。另外,最新的物理IP还提供了通用I/O解决方案,以确保性能、功耗和面积(PPA)的全面最优化。

台积电设计基础架构市场部高级总监李硕表示:“Artisan物理IP使台积电能够加速流片(tape-out)时间,从而以更快的速度将针对主流物联网和移动设备设计的尖端SoC推向市场。基于双方在28nmHPC+平台合作上的成功,台积电和Arm不断致力于在功耗和面积方面提供显著的优化,进而为双方的合作伙伴提供在更多设备上实现更优边缘计算体验的可能。”

 
3上一篇  下一篇4  
  


电子信息产业网 http://www.cena.com.cn
中国电子报社版权所有。未经许可,不得转载或镜像。
地址:北京市海淀区紫竹院路66号赛迪大厦8层 邮编:100048
订阅电话:010-88558892 | 88558816

 

关闭